第七天 初识数字逻辑

航线概略与知背景绍介

初识数字逻辑

编码   

第二的周 万丈高楼平地起:逻辑代数根底

根本布尔运算

复合布尔运算   

逻辑功能的表现办法

逻辑代数   

代数化简法

最大和最小项说法

只有雄蕊或雌蕊的预先决定功能

器具周游—闲散人员地平纬度侦察器绍介

第3周 大约中间的迷惑力:卡诺图图化简

卡诺图图    

卡诺图图化简    

用有关项促进卡诺图图

更进一步讨论卡诺图图选择使满意的促进

第四围 播放工夫逻辑门:结成逻辑周游_1

5.1 门周游设置

单逻辑门两级门周游的设计   

多路输出周游的设计

结成逻辑周游设计榜样——运用逻辑门

几种典型的复合逻辑元件(I)

第五周 险象环生:结成逻辑周游2          

几种典型的结成逻辑装置(二)

稍许地扇入逻辑门结成逻辑周游的设计

结成逻辑周游击中要害险象

冒险景象的断定与差距

结成逻辑周游的受测验

特别感应周 数字逻辑的基石:结成逻辑周游_3

7.1 消息探测器 

二元系译码器     

法典替换解码器和显示解码器    

编码器

带消息探测器的结成逻辑周游设计   

用译码器设计复合逻辑    

数值比拟器

奇偶校验法器  

第7周 走在工夫的满:起动装置

时序周游的特点

抓住

起动装置

附加输出起动装置

起动装置典型替换

起动装置的器具

器具周游—I/O周游绍介

第八日周 处置工夫:时序逻辑周游的辨析

根本自动记录器    

单向移位自动记录器 

双向移位自动记录器

撬毛机的主意及花色品种

撬毛机榜样

拍子发生器  

时序逻辑周游的辨析   

第9周 起动装置运用:同时存在的时序逻辑周游的设计

10.1 由于起动装置的同时存在的时序逻辑设计

同时存在的时序逻辑原平衡图和健康状况表的设计

用起动装置促进同时存在的时序逻辑健康状况表

由于起动装置的同时存在的时序逻辑健康状况分派设计

第十周 起动装置运用:同时存在的时序逻辑周游的设计

10.5 典型Exa起动装置同时存在的时序逻辑周游的设计

典型Exa起动装置同时存在的时序逻辑周游的设计

典型Exa起动装置同时存在的时序逻辑周游的设计

更复杂的同时存在的时设计典型示例(4)

1 使用起动装置设计异步时序逻辑——选学使满意 

1 带起动装置的异步撬毛机设计    

第十七天 中型凿启示了他们的具有艺术性的:用中大小凿设计时序逻辑

1 中大小撬毛机凿时序逻辑周游的设计    

1 用中大小自动记录器凿设计时序逻辑周游

1 器具周游—密码锁周游绍介

第十二周 我的筹是我的主人:毕业舞会逻辑器件

1 ROM及其器具

1 PROM及其器具

1 解放军及其器具    

13.4 PAL及GAL简介

13.5 CPLD和FPGA简介

注:选学使满意不在场的试场范围内。

Published by sayhello

发表评论

电子邮件地址不会被公开。 必填项已用*标注